您的位置: 网站首页 > 电子与嵌入式 > 数字电子技术与逻辑设计教程 > 第6章 同步时序电路 > 【6.6 序列信号发生器】

6.6 序列信号发生器

 

6.7 

通过本章的学习,读者应该掌握如下几点:

1时序电路的功能特点是任意时刻的输出信号不仅与当前的输入信号有关,而且还与电路原来的状态有关。

2时序电路的结构特点是电路中都含有存储电路,以便记忆电路状态。存储电路的输出和输入变量一起共同决定时序电路的输出状态。

3时序逻辑电路功能的描述方法有方程组、状态转换表、状态转换图、时序图和卡诺图等。

4时序电路的分析方法是对给定的时序电路列时钟方程、驱动方程、输出方程,求出状态方程,再计算并画出状态转换表或状态转换图,最后分析电路的逻辑功能。

5时序电路的设计过程刚好与分析过程相反,关键是对题意进行逻辑抽象,建立正确的原始状态表。

6熟练掌握几种典型的时序电路,如同步计数器、异步计数器、寄存器和序列发生器等。

6.8     

1.简述组合电路与时序电路的区别,以及米里型时序电路与摩尔型时序电路的区别。

2.分析如图6-84所示的时序电路,作出它的状态转换真值表和状态转换图。

6-84  某时序电路图

3.分析如图6-85所示的时序电路,作出它的状态转换真值表和状态转换图,并简述其逻辑功能。

6-85  某时序电路图

4.化简表6-45所示的状态转换表。

6-45  某状态转换表

状态S

输入X

状态S

输入X

0

1

0

1

1

2

3

4

8/0

3/0

2/0

5/1

7/1

5/0

1/0

8/0

5

6

7

8

8/0

5/1

1/1

4/0

4/1

3/0

8/0

6/1

5.按照表6-46所示的状态分配设计一个五进制计数器。

6-46  某状态分配表

状态S

Q3     Q2     Q1

状态S

Q3     Q2     Q1

S0

S1

S2

0      0      0

0      1      1

1      1      1

S3

S4

 

1      1      0

1      0      1

 

6.按照规定的状态分配,分别写出用D触发器、J-K触发器来实现如表6-47所示的状态转换的逻辑电路图。

6-47  某状态转换表

状态S

输入X

状态S

输入X

0

1

0

1

A

B

B/0

C/0

D/0

A/0

C

D

D/0

B/1

B/0

C/1

7.用移位寄存器实现十二进制计数器。

8.用移位寄存器输出101001101001……序列,要求电路能够自启动。

9.用D触发器和若干门电路设计一个三位二进制加法计数器,要求写出状态转换图、状态真值表、状态方程和逻辑电路图。

10.设计一个模11异步计数器。