您的位置: 网站首页 > 电子与嵌入式 > 数字电子技术与逻辑设计教程 > 第4章 触发器 > 【4.7 本 章 小 结】

4.7 本 章 小 结

 

4.7 

通过本章的学习,读者应该掌握下列内容:

1)触发器是时序电路中不可缺少的器件,它有两个稳定状态,在一定信号的作用下,可以从一个稳定状态转换到另一个稳定状态,若无外界信号作用,触发器始终保持稳定状态不变。

2)触发器按逻辑功能可以分为R-S触发器﹑J-K触发器﹑D触发器和T触发器。触发器的逻辑功能是指触发器的新态与输入信号和原态之间的逻辑关系。

3)触发器按照电路结构可以分为基本R-S触发器﹑时钟R-S触发器﹑主从触发器和维持阻塞D触发器等。

4)通过比较已有触发器和待求触发器的特征方程,利用逻辑代数的定理和公式实现两个特征方程的转换,就可以完成触发器之间的转换。

4.8     

1.触发器最重要、最基本的特性是什么?描述触发器的逻辑功能有哪几种方法?

2.图4-34是否能组成时钟R-S触发器?为什么?

3.如果D触发器按照图4-35的连法所完成的逻辑功能要用J-K触发器来代替,J-K触发器应该如何连接?

             

4-34  某触发器的连法                       4-35  D触发器的连法

4主从R-S触发器的CPRS如图4-36所示,设触发器初态为0,试画出Q端波形。

4-36  主从R-S触发器

5.主从J-K触发器的输入端波形如图4-37所示,设触发器初态为0,试画出Q端的波形。

4-37  主从J-K触发器输入端波形图

6维持阻塞D触发器的输入端波形如图4-38所示,设触发器起始状态是1,试画出Q端的波形。

4-38维持阻塞D触发器输入端波形图

7.设触发器的起始状态为0,对于图4-39所示电路,A为输入波形,试画出B端的波形。

4-39  某触发器电路图

8.边沿J-K触发器与主从J-K触发器相比,优势体现在哪里?

9.现有一个维持阻塞D触发器,试用最少的或非门及该D触发器,构成边沿型J-K触发器。

10.试将R-S触发器转换为J-K触发器。